• 跳至主要导航
  • 跳到主要内容
  • 跳到主要侧边栏
  • 跳到页脚

单片机技巧

微控制器工程资源,微控制器新产品和电子工程新闻

  • 产品展示
    • 8-bit
    • 16-bit
    • 32-bit
    • 64-bit
  • 应用领域
    • 汽车行业
    • 连接性
    • 消费类电子产品
    • 产业
    • 医疗类
    • 安全
  • EE论坛
    • EDABoard.com
    • Electro-Tech-Online.com
  • 影片
    • TI单片机视频
  • EE资源
    • 快速设计
    • 电子书/技术提示
    • 常见问题
    • LEAP奖
    • 播客
    • 网络研讨会
    • 白皮书
  • EE学习中心

现场可编程门阵列处理IP,以实现低功耗,小尺寸机器视觉设计

2019年7月16日 通过 艾米·卡尔诺斯卡斯(Aimee Kalnoskas) 发表评论

智能嵌入式视觉计划

随着计算密集型,基于视觉的系统越来越多地集成到网络边缘,现场可编程门阵列(FPGA)迅速成为下一代设计的首选灵活平台。除了需要高带宽处理能力之外,这些智能系统还以具有严格的热和功率约束的小尺寸部署。

为了帮助开发人员加快设计速度,Microchip Technology Inc.通过其Microsemi子公司今天宣布了其 智能嵌入式视觉计划 提供了使用Microchip设计智能机器视觉系统的解决方案’的低功耗PolarFire 现场可编程门阵列。与今天’宣布之后,Microchip通过新的增强型高速成像接口,用于图像处理的知识产权(IP)套件和扩展的合作伙伴生态系统扩展了其高分辨率智能嵌入式视觉FPGA产品。

“智能嵌入式视觉”计划提供了使用Microchip低功耗PolarFire 现场可编程门阵列设计智能机器视觉系统的解决方案。

Smart 嵌入式的 Vision计划提供了一套FPGA产品,其中包括IP,硬件和工具,用于工业,医疗,广播,汽车,航空航天和国防市场的低功耗,小尺寸机器视觉设计。随着该计划的启动,Microchip增加了以下内容,以进一步满足智能视觉系统的设计要求:

  • 串行数字接口(SDI)IP –该接口用于通过同轴电缆传输未压缩的视频数据流,具有多种速度:HD-SDI(1.485 Gbps,720p,1080i),3G-SDI(2.970 Gbps,1080p60),6G-SDI(5.94 Gbps,2Kp30)和12G-SDI(11.88 Gbps,2Kp60)。
  • 每通道1.5 Gbps MIPI-CSI-2 知识产权  – MIPI-CSI-2通常用于工业相机中,是一个将图像传感器链接到FPGA的传感器接口。 PolarFire系列支持每通道最高1.5 Gbps的接收速度,每通道最高1 Gbps的发送速度。
  • 每通道2.3 Gbps SLVS-EC Rx – SLVS-EC Rx是支持高分辨率摄像机的图像传感器接口IP。客户可以实现两通道或八通道的SLVS-EC Rx 现场可编程门阵列内核。
  • 多速率千兆MAC –PolarFire系列可通过以太网PHY支持1、2.5、5和10 Gbps的速度,从而使该计划能够满足对具有自动协商功能的通用串行10 GE媒体独立接口(USXGMII)MAC 知识产权 的需求。
  • 6.25 Gbps CoaXPress v1.1主机和设备IP – CoaXPress是用于高性能机器视觉,医疗和工业检查的标准。与行业保持一致’作为标准的路线图,Microchip将支持CoaXPress v2.0,它将带宽增加一倍至12.5 Gbps。
  • HDMI 2.0b –如今,HDMI 知识产权 内核在60 fps的传输速率下支持高达4K的分辨率,在60 fps的接收下支持1080p的分辨率。
  • PolarFire 现场可编程门阵列 Imaging 知识产权 捆绑包 –具有MIPI-CSI-2功能,并包括用于边缘检测,alpha混合和图像增强的图像处理IP,用于颜色,亮度和对比度调整。
  • 扩展合作伙伴生态系统 – Smart 嵌入式的 Vision计划引入了Kaya Instruments,后者为Microchip提供了CoaXPress v2.0和10 GigE视觉的PolarFire 现场可编程门阵列 知识产权 内核。’s 伙伴生态系统。生态系统还包括 阿尔玛科技, 比泰克 和人工智能合作伙伴 ASIC设计服务,它提供了核心深度学习(CDL)框架,该框架为嵌入式和边缘计算应用程序提供了基于功率高效的卷积神经网络(CNN)的成像和视频平台。

PolarFire 现场可编程门阵列 与竞争的基于静态随机存取存储器(SRAM)的中端FPGA相比,总功耗降低了30%至50%。它们的家族成员从100K到500K逻辑单元(LE)不等,它们提供的静态功率降低了5到10倍,使其非常适合计算密集型边缘设备的新范围,包括那些部署在受热和功率限制的环境中的设备。

提起下: 嵌入式的, 现场可编程门阵列 标签: 微芯片技术公司, 超微结合

读者互动

发表评论 取消回复

您的电子邮件地址不会被公开。 必需的地方已做标记 *

主侧边栏

快速设计

组件选择变得简单。

今天尝试
设计快速的globle

EE培训中心教室

“ee

“ee

“ee

“ee

订阅我们的新闻

订阅每周行业新闻,新产品创新等等。

立即订阅

的RSS 当前的EDABoard.com讨论

  • "Sandwich"绕线变压器次级夹在不相等的绕组之间
  • 用于LED驱动器的谐振SEPIC转换器
  • 使用Virtex7时出现奇怪的错误
  • 关于HiperPFS Boost PFC控制器的问题
  • 全差分放大器的差分输出以共模电压或零为中心?

的RSS 当前Electro-Tech-Online.com讨论

  • Tacho反馈到555 pwm电动机速度控制
  • 蓝牙查询
  • 使用图片的遥控器
  • 需要说明(AB类音频放大器)
  • 什么'变压器耦合与直接耦合功率放大器的区别是什么?

在推特上关注我们

MicroContrlTips的推文

页脚

单片机技巧

EE World在线网络

  • 快速设计
  • EE World在线
  • EDA董事会论坛
  • 电子技术在线论坛
  • 连接器提示
  • 模拟IC技巧
  • 电力电子提示
  • 传感器提示
  • 测试和测量技巧
  • 电线电缆技巧
  • 5G技术世界

单片机技巧

  • 订阅我们的新闻
  • 与我们一起做广告
  • 联系我们
  • 关于我们
在推特上关注我们在Facebook上添加我们在YouTube上关注我们 在Instagram上关注我们

版权© 2020 ·WTWH Media LLC及其许可方。版权所有。
未经WTWH Media事先书面许可,不得复制,分发,传播,缓存或以其他方式使用本网站上的资料。

隐私政策

    <footer id="JARb34o" class="JLu7FJv"></footer>