• 跳至主要导航
  • 跳到主要内容
  • 跳到主要侧边栏
  • 跳到页脚

单片机技巧

微控制器工程资源,微控制器新产品和电子工程新闻

  • 产品展示
    • 8-bit
    • 16-bit
    • 32-bit
    • 64-bit
  • 应用领域
    • 汽车行业
    • 连接性
    • 消费类电子产品
    • 产业
    • 医疗类
    • 安全
  • EE论坛
    • EDABoard.com
    • Electro-Tech-Online.com
  • 影片
    • TI单片机视频
  • EE资源
    • 快速设计
    • 电子书/技术提示
    • 常见问题
    • LEAP奖
    • 播客
    • 网络研讨会
    • 白皮书
  • EE学习中心

辛普西辛

设计软件加快了面向高端云计算和AI应用的SoC的开发

2020年5月12日 通过 艾米·卡尔诺斯卡斯(Aimee Kalnoskas) 发表评论

Synposys宣布了该行业’台积电最广泛的高质量IP产品组合’用于高性能计算系统芯片(SoC)的5纳米制程技术。台积电(TSMC)流程上的DesignWare IP产品组合包括用于最广泛使用的高速协议的接口IP和基础IP,可加快用于高端云计算,AI加速器,网络和存储应用的SoC的开发。这个组合 […]

提起下: 软件, 工具类 标签: 辛普西辛

2.5、3D多管芯系统级封装开发中的芯片设计编译器密钥

2020年4月29日 通过 艾米·卡尔诺斯卡斯(Aimee Kalnoskas) 发表评论

3DIC编译器

Synopsys推出了其3DIC编译器平台,以将复杂的2.5和3D多管芯系统的设计和集成转换为一个封装。它提供了前所未有的完全集成,高性能且易于使用的环境,通过信号,功率和热完整性优化,在一个解决方案中提供了架构探索,设计,实施和签核。借助3DIC编译器,IC设计[…]

提起下: 软件, 工具类 标签: 辛普西辛

高性能64位ARC处理器IP将性能提高了3倍

2020年4月8日 通过 艾米·卡尔诺斯卡斯(Aimee Kalnoskas) 发表评论

64位ARC处理器

Synopsys宣布推出适用于高性能嵌入式应用的全新DesignWare ARC HS5x和HS6x处理器IP系列。具有单核和多核版本的32位ARC HS5x和64位HS6x处理器是新超标量ARCv3指令集体系结构(ISA)的实现,在16纳米制程技术下,每个内核可提供多达8750 DMIPS典型条件,使它们[…]

提起下: 64-bit, 嵌入式的, 硬件, 微处理器 标签: 辛普西辛

芯片设计软件促进了高通量相机和显示SoC的开发

2020年4月1日 通过 艾米·卡尔诺斯卡斯(Aimee Kalnoskas) 发表评论

MIPI C-PHY / D-PHY IP

Synopsys宣布将通过适用于一系列FinFET工艺的DesignWare MIPI C-PHY / D-PHY IP扩展其MIPI摄像机和显示IP产品组合。经过硅验证的C-PHY / D-PHY IP符合MIPI C-PHY v1.2和D-PHY v2.1规范,是针对高分辨率成像和显示SoC的低风险解决方案。此外,C-PHY / D-PHY符合严格的功能[…]

提起下: 片上系统, 软件 标签: 辛普西辛

以太网800G验证IP针对下一代网络系统

2020年3月24日 通过 艾米·卡尔诺斯卡斯(Aimee Kalnoskas) 发表评论

 Synopsys公司宣布了该行业的可用性’的第一个用于以太网800G的验证IP(VIP)和通用验证方法(UVM)源代码测试套件。随着对增加带宽以支持视频点播,社交网络和云服务的要求不断提高,基于以太网技术联盟(ETC)规范的用于以太网800G的Synopsys VC VIP可以实现[…]

提起下: 软件, 工具类 标签: 辛普西辛

具有物理意识的RTL设计系统将SoC实施周期缩短了一半

2020年3月17日 通过 艾米·卡尔诺斯卡斯(Aimee Kalnoskas) 发表评论

RTL架构师

新思科技(Synopsys)宣布RTL Architect即将面市,这是一款创新产品,标志着RTL设计封闭的左移。 Synopsys RTL架构师是业界’的第一个具有物理意识的RTL设计系统,可将SoC实施周期缩短一半,并提供卓越的结果质量(QoR)。 RTL团队越来越面临快速探索[…]

提起下: 软件, 工具类 标签: 辛普西辛

安全测试软件开发工具分析开源专有代码

2020年3月3日 通过 艾米·卡尔诺斯卡斯(Aimee Kalnoskas) 发表评论

Code Sight IDE插件

Synopsys,Inc.宣布将于2月18日发布Polaris软件完整性平台的重大更新,以将其静态应用程序安全测试(SAST)和软件组成分析(SCA)功能扩展给开发人员 ’的桌面通过Code Sight IDE插件的本机集成。这些功能是同类产品中的第一个,将启用[…]

提起下: 应用领域, 安全, 软件 标签: 辛普西辛

软件开发平台可降低噪声,减少SoC设计中的内存占用

2020年3月2日 通过 艾米·卡尔诺斯卡斯(Aimee Kalnoskas) 发表评论

VC SpyGlass RTL静态签核软件平台

Synopsys宣布VC SpyGlass RTL静态签核平台已全面上市,该平台是Synopsys Verification Continuum平台的一部分,该平台建立在成熟的SpyGlass技术的基础上。具有多核支持的VC SpyGlass平台将性能提高了3倍,而内存占用却减少了一半。下一代平台通过机器学习技术得到增强,可以通过[…]

提起下: 软件, 工具类 标签: 辛普西辛

HBM2E PHY IP以3.2 Gbps的速度运行

2020年3月1日 通过 艾米·卡尔诺斯卡斯(Aimee Kalnoskas) 发表评论

HBM2E PHY IP

Synopsys宣布已交付经过硅验证的HB M2E PHY IP,其运行速度为每秒3.2吉比特(Gbps),可满足高级图形,高性能计算和网络SoC的高吞吐量需求。经台积电验证’s晶片上晶圆上(CoWoS)先进封装技术Synopsys’DesignWare HBM2E PHY IP提供了一个微型凸点阵列,该阵列符合JEDEC HBM2E SDRAM标准的[…]

提起下: 软件, 工具类 标签: 辛普西辛

超低带宽无线物联网平台结合了处理器,硬件加​​速器,专用外设,RF接口

2020年2月14日 通过 艾米·卡尔诺斯卡斯(Aimee Kalnoskas) 发表评论

launched its new DesignWare® ARC® 物联网 Communications IP Subsystem, an integrated hardware and software solution that combines Synopsys' DSP-enhanced ARC EM11D processor, hardware accelerators, dedicated peripherals, and RF interface to deliver efficient DSP performance for ultra-low bandwidth wireless 物联网 (NB-IoT) applications, such as machine to machine communication. The ARC IP Subsystem includes SPI and GPIO for RF control and UARTs for logging and host control. The digital front end (DFE) offers a flexible interface to third party RF solutions, such as Palma Ceia's Release 14-compliant NB-IoT transceiver. The ARC IP Subsystem also contains a base software communications library, peripheral drivers, and application examples. The ARC IP Subsystem delivers the performance efficiency needed for a wide range of 物联网 applications including smart city, smart agriculture, and industrial automation. "Smart 物联网 applications demand the robust and reliable data transfer with low power consumption to increase battery life," said Roy E. Jewell, chief executive officer of Palma Ceia SemiDesign. "The combination of Palma Ceia SemiDesign's LTE Cat NB1/NB2 Release 14 RF transceiver with Synopsys' ARC 物联网 Communications IP Subsystem provides designers with an efficient end-to-end solution for the rapid deployment of their wireless NB-IoT applications." The integrated, ultra-low power ARC EM11D processor combines RISC and DSP capabilities for a flexible architecture that quickly adapts to rapidly changing wireless standards. The EM11D's zero-latency XY memory architecture implements instruction level parallelism and single-cycle 16+16 MAC operations for power-efficient data processing. Dedicated hardware accelerators for Viterbi decoding and trigonometric functions provide performance boosts for LTE NB-IoT algorithms while keeping processor frequency requirements to a minimum. Power management, critical to efficient 物联网 communications, is supported by an on-board power management unit, enabling up to six independent power domains and three unique power modes to support LTE Power Saving Mode (PSM) and Extended Discontinuous Reception (eDRX) modes. The ARC 物联网 Communications IP Subsystem includes a baseline communications library, which provides a critical foundation for NB-IoT functions, such as symbol interpolation, FFTs, modulation, and data manipulation. The application examples demonstrate use-cases in a typical Orthogonal Frequency-Division Multiplexing (OFDM) processing chain. The subsystem is supported by Synopsys' DesignWare ARC MetaWare Toolkit, which includes a rich library of DSP functions, allowing software engineers to rapidly implement algorithms from standard DSP building blocks. "Emerging NB-IoT applications require extremely low-power and low-cost implementations that can quickly adapt to evolving wireless standards," said John Koeter, senior vice president of marketing for IP at Synopsys. "Synopsys' DesignWare ARC 物联网 Communications IP Subsystem with Palma Ceia SemiDesign's RF Transceiver provide a complete hardware and software solution, enabling designers to efficiently incorporate key NB-IoT communication functionality into their 物联网 devices with significantly less risk and effort." Availability and Resources The DesignWare ARC 物联网 Communications IP Subsystem is available now from Synopsys PCS's LTE Cat NB1/NB2 Release 14 RF transceiver is available now from Palma Ceia SemiDesign. Learn more at: //www.pcsemi.com/products/nb-iot/ About DesignWare IP

Synopsys推出了其新的DesignWare ARC 物联网通信IP子系统,这是一个结合了Synopsys的集成式硬件和软件解决方案’增强了DSP的ARC EM11D处理器,硬件加​​速器,专用外设和RF接口,可为超低带宽无线IoT(NB-IoT)应用(例如机器对机器通信)提供高效的DSP性能。 ARC IP子系统包括SPI和[…]

提起下: 应用领域, 物联网, 软件 标签: 辛普西辛

  • « 去 上一页
  • 转到页面 1
  • 转到页面 2
  • 转到页面 3
  • 转到页面 4
  • 省略临时页面 …
  • 转到页面 7
  • 去 下一页»

主侧边栏

快速设计

组件选择变得简单。

今天尝试
设计快速的globle

EE培训中心教室

“ee

“ee

“ee

“ee

订阅我们的新闻

订阅每周行业新闻,新产品创新等等。

立即订阅

的RSS 当前的EDABoard.com讨论

  • 电感供应商差异
  • [HFSS]实现的增益大于增益。这怎么可能?
  • 使用VHDL存储大小(90,000 * 32)位(从文本文件中获取)数据的最佳方法是什么?
  • 线性AC / DC电源设计-基本问题
  • SMPS输出电压缓慢上升

的RSS 当前Electro-Tech-Online.com讨论

  • 测试较旧的线到线音频变压器
  • 脉冲输出
  • ModelSim中的PUF仿真
  • 号码细目
  • 代码配置器-MPLABX

在推特上关注我们

MicroContrlTips的推文

页脚

单片机技巧

EE World在线网络

  • 快速设计
  • EE World在线
  • EDA董事会论坛
  • 电子技术在线论坛
  • 连接器提示
  • 模拟IC技巧
  • 电力电子提示
  • 传感器提示
  • 测试和测量技巧
  • 电线电缆技巧
  • 5G技术世界

单片机技巧

  • 订阅我们的新闻
  • 与我们一起做广告
  • 联系我们
  • 关于我们
在推特上关注我们在Facebook上添加我们在YouTube上关注我们 在Instagram上关注我们

版权© 2021 ·WTWH Media LLC及其许可方。版权所有。
未经WTWH Media事先书面许可,不得复制,分发,传播,缓存或以其他方式使用本网站上的资料。

隐私政策

      <colgroup id="qPjaGWK"><li id="aTnaGL7"></li></colgroup>


          <footer class="QnYlwuD"><a id="y5U1Bnl"></a></footer>





                1. <address class="IryzL73"><param id="fwW0UIS"><sub id="m2AyeAf"></sub></param></address>