Synposys宣布了该行业’台积电最广泛的高质量IP产品组合’用于高性能计算系统芯片(SoC)的5纳米制程技术。台积电(TSMC)流程上的DesignWare IP产品组合包括用于最广泛使用的高速协议的接口IP和基础IP,可加快用于高端云计算,AI加速器,网络和存储应用的SoC的开发。这个组合 […]
辛普西辛
2.5、3D多管芯系统级封装开发中的芯片设计编译器密钥
Synopsys推出了其3DIC编译器平台,以将复杂的2.5和3D多管芯系统的设计和集成转换为一个封装。它提供了史无前例的完全集成,高性能且易于使用的环境,通过信号,功率和热完整性优化,在一个解决方案中提供了架构探索,设计,实施和签核。借助3DIC编译器,IC设计[…]
高性能64位ARC处理器IP将性能提高了3倍
Synopsys宣布推出适用于高性能嵌入式应用的全新DesignWare ARC HS5x和HS6x处理器IP系列。具有单核和多核版本的32位ARC HS5x和64位HS6x处理器是新的超标量ARCv3指令集体系结构(ISA)的实现,在16纳米制程技术下,每个内核可提供多达8750 DMIPS典型条件,使它们[…]
芯片设计软件促进了高通量相机和显示SoC的开发
Synopsys宣布将通过适用于一系列FinFET工艺的DesignWare MIPI C-PHY / D-PHY IP扩展其MIPI摄像机和显示IP产品组合。经过硅验证的C-PHY / D-PHY IP符合MIPI C-PHY v1.2和D-PHY v2.1规范,是针对高分辨率成像和显示SoC的低风险解决方案。此外,C-PHY / D-PHY符合严格的功能[…]
以太网800G验证IP针对下一代网络系统
Synopsys公司宣布了该行业的可用性’的第一个用于以太网800G的验证IP(VIP)和通用验证方法(UVM)源代码测试套件。随着对增加带宽以支持视频点播,社交网络和云服务的要求不断提高,基于以太网技术联盟(ETC)规范的用于以太网800G的Synopsys VC VIP可以实现[…]
具有物理意识的RTL设计系统将SoC实施周期缩短了一半
新思科技(Synopsys)宣布RTL Architect即将面市,这是一款创新产品,标志着RTL设计封闭的左移。 Synopsys RTL架构师是业界’的第一个具有物理意识的RTL设计系统,可将SoC实施周期缩短一半,并提供卓越的结果质量(QoR)。 RTL团队越来越面临快速探索[…]
安全测试软件开发工具分析开源专有代码
Synopsys,Inc.宣布将于2月18日发布Polaris软件完整性平台的重大更新,以将其静态应用程序安全测试(SAST)和软件组成分析(SCA)功能扩展给开发人员 ’的桌面通过Code Sight IDE插件的本机集成。这些功能是同类产品中的第一个,将启用[…]
软件开发平台可降低噪声,减少SoC设计中的内存占用
Synopsys宣布VC SpyGlass RTL静态签核平台已全面上市,该平台是Synopsys Verification Continuum平台的一部分,该平台建立在成熟的SpyGlass技术的基础上。具有多核支持的VC SpyGlass平台将性能提高了3倍,而内存占用却减少了一半。下一代平台通过机器学习技术得到增强,可以通过[…]
HBM2E PHY IP以3.2 Gbps的速度运行
Synopsys宣布已交付经过硅验证的HB M2E PHY IP,其运行速度为每秒3.2吉比特(Gbps),可满足高级图形,高性能计算和网络SoC的高吞吐量需求。经台积电验证’s晶片上晶圆上(CoWoS)先进封装技术Synopsys’DesignWare HBM2E PHY IP提供了一个微型凸点阵列,该阵列符合JEDEC HBM2E SDRAM标准的[…]
超低带宽无线物联网平台结合了处理器,硬件加速器,专用外设,RF接口
Synopsys推出了其新的DesignWare ARC 物联网通信IP子系统,这是一个结合了Synopsys的集成式硬件和软件解决方案’增强了DSP的ARC EM11D处理器,硬件加速器,专用外设和RF接口,可为超低带宽无线IoT(NB-IoT)应用(例如机器对机器通信)提供高效的DSP性能。 ARC IP子系统包括SPI和[…]